Uploaded by Владимир Данилов

Семейство FLEX 8000 сочетает в себе преимущества как стираемых программируемых логических устройств

advertisement
Семейство FLEX 8000 сочетает в себе преимущества как стираемых программируемых
логических устройств (EPLD), так и программируемых вентильных матриц (FPGA).
Семейство устройств FLEX 8000 идеально подходит для множества приложений,
поскольку оно сочетает в себе детализированную архитектуру и характеристики большого
числа регистров ПЛИС с высокой скоростью и предсказуемыми задержками
межсоединений EPLD. Логика реализована в LE, которые включают в себя компактные
справочные таблицы с 4 входами (LUT) и программируемые регистры. Высокая
производительность обеспечивается быстрой и непрерывной сетью ресурсов
маршрутизации.
Устройства FLEX 8000 предоставляют большое количество элементов хранения для таких
приложений, как цифровая обработка сигналов (DSP), манипуляции с широким трактом
данных и преобразование данных. Эти устройства - отличный выбор для шинных
интерфейсов, интеграции TTL, функций сопроцессора и высокоскоростных контроллеров.
Пакеты с большим количеством выводов могут объединять несколько 32-битных шин в
одно устройство.
Логика и соединения в архитектуре FLEX 8000 сконфигурированы с использованием
элементов CMOS SRAM. Устройства FLEX 8000 конфигурируются при включении
системы с данными, хранящимися в стандартном параллельном EPROM или устройствах
последовательной конфигурации Altera, или с данными, предоставляемыми системным
контроллером. Altera предлагает устройства конфигурации EPC1, EPC1213, EPC1064 и
EPC1441, которые настраивают устройства FLEX 8000 через последовательный поток
данных. Данные конфигурации также могут храниться в стандартном для отрасли
устройстве конфигурации 32 КБ × 8 бит или более или загружаться из системной
оперативной памяти.После того, как устройство FLEX 8000 было сконфигурировано, его
можно реконфигурировать внутри схемы, перезагрузив устройство и загрузив новые
данные. Поскольку для реконфигурации требуется менее 100 мс, изменения можно
вносить в режиме реального времени во время работы системы.
Основные характеристики:
• Семейство недорогих, программируемых логических КМОП-устройств с высокой
плотностью записи и с большим количеством регистров
o Изготовлено на основе усовершенствованного процесса SRAM
o От 2500 до 16 000 используемых вентилей
o от 82 до 1500 регистров
• Функции на уровне системы
o Внутрисхемная реконфигурируемость (ICR) с помощью внешних устройств
конфигурации или интеллектуального контроллера
o Полностью совместимость со спецификацией межсоединения периферийных
компонентов Special Interest Group (PCI SIG) PCI Local Bus Specification, Revision 2.2 для
работы 5.0-V
o Совместимость со встроенной схемой тестирования граничного сканирования (BST)
встроенной группы Joint Test Action Group (JTAG) с IEEE Std. 1149.1-1990 на выбранных
устройствах
o Интерфейс ввода-вывода MultiVoltTM, позволяющий ядру устройства работать при 5,0
В, а выводы ввода-вывода совместимы с логическими уровнями 5,0 В и 3,3 В
o Низкий потребляемая мощность (типовая спецификация 0.5 мА или меньше в режиме
ожидания)
• Гибкое межсоединение
o Структура непрерывной маршрутизации FastTrack Interconnect для быстрых и
предсказуемых задержек межсоединения
o Выделенная цепочка переноса, которая реализует арифметические функции, такие как
быстрые сумматоры , счетчики и компараторы (автоматически используются
программными инструментами и мегафункциями)
o Выделенная каскадная цепочка, реализующая высокоскоростные логические функции с
большим числом оборотов (автоматически используются программными инструментами и
мегафункциями)
o Эмуляция с тремя состояниями, которая реализует внутренние схемы с тремя
состояниями
• Гибкие выводы ввода / вывода
o Программируемое управление скоростью нарастания выходного сигнала снижает шум
переключения
o Периферийный регистр для быстрой настройки и задержка между часами и выходом
• Поддержка разработки программного обеспечения и автоматическое размещение и
маршрутизация, обеспечиваемые системой разработки Altera MAX + PLUS II для ПК на
базе Windows, а также Sun SPARCstation, HP 9000 Series 700/800 и рабочие станции IBM
RISC System / 6000
• Дополнительная поддержка ввода проекта и моделирования, предоставляемая ED IF 2 0
0 и 30 0 0 файлы списка соединений, библиотека параметризованных модулей (LPM),
Verilog HDL, VHDL и другие интерфейсы для популярных инструментов EDA от таких
производителей, как Cadence, Exemplar Logic, Mentor Graphics, OrCAD, Synopsys,
Synplicity и Veribest
Download