МИНОБРНАУКИ РОССИИ САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ «ЛЭТИ» ИМ. В.И. УЛЬЯНОВА (ЛЕНИНА) Кафедра САПР ОТЧЕТ по практическому заданию №4 по дисциплине «Схемотехника» Тема: Потенциальные триггеры на логических интегральных микросхемах Студент гр. 9309 Серов А.В. Преподаватель Михалков В.А. Санкт-Петербург 2021 Контрольные вопросы: 1. Вопрос: Какие логические состояния устанавливаются на прямых и инверсных выходах RS-триггеров с прямыми (рис. 10) и инверсными (рис. 11) входами при логических состояниях Sn=Rn или S̅̅̅n = ̅̅̅̅̅ Rn ? Ответ: RS-триггер с прямыми входами: При Sn = Rn=0 происходит сохранение предыдущего сигнала Qn = Qn-1 ̅̅̅̅ ̅ n-1 Qn = Q При Sn = Rn = 1 происходит неопределенная ситуация, при которой Qn = ̅̅̅̅ Qn = 0 У RS-триггера с инверсными входами: ̅̅̅ = Rn ̅̅̅̅ = 0 происходит неопределенная ситуация, при которой При Sn Qn = ̅̅̅̅ Q n =1 При ̅̅̅ Sn = ̅̅̅̅ Rn = 1 происходит сохранение предыдущего сигнала Qn = Qn-1 и ̅̅̅̅ Qn= ̅𝑛 − 1 Q 2. Вопрос: Какие из возможных сочетаний логических уровней на прямых и инверсных выходах вторых ступеней двухступенчатых RS-триггеров с прямыми и инверсными входами не могут иметь места при C̅2n = 0 или C2n = 1 Ответ: На прямых и инверсных выходах вторых ступеней двухступенчатых RS – триггеров с прямыми и инверсными входами при C2n = 0 или C̅2n = 1 не могут иметь места сочетания, при котором Qn = ̅̅̅̅ Qn 2