Билет № 1

advertisement
Билет №
1.
1
Последовательность обработки прерываний в программе. Понятие о
латентности прерываний.
2. Схемы и параметры КМОП и ТТЛ-инверторов.
Билет №
2
1. Архитектура стандартных кристаллов ОЗУ. Физические механизмы записи и
хранения информации в ОЗУ/ПЗУ.
2. Адресность команд и способы адресации в микропроцессорах 8080 и 80х86.
Билет №
3
1. Реальный и защищенные режимы работы микропроцессоров семейства
80х86. Назначение механизмов защиты. Разрядность МП при работе в этих
режимах.
2. Виды сопряжения МП и периферийных устройств (карта памяти и
стандартный ввод-вывод).
Билет №
4
1. Внешние сигналы микропроцессора 8086 и их отличия от подобных
сигналов микропроцессора 8080.
2. Способы программного расширения разрядности вычислений для
арифметических и логических операций (для 80х86).
Билет №
1.
5
Различные виды памяти в компьютерах и их функциональное назначение.
2. Последовательность вызова процедур и обработки прерываний.
Билет №
6
1. Архитектура микропроцессора 8086. Его сходство
микропроцессора 8080 и однокристальных ЭВМ.
и
отличия
от
2. Передача параметров в процедуры, написанные на языках высокого уровня.
Коррекция стека.
Билет №
7
1. Схемная реализация последовательных и параллельных регистров.
2. Кооперативная и вытесняющая многозадачность в операционных системах,
используемых в микроЭВМ.
Билет №
8
1. Назначение и схемная реализация схем 3-мя состояниями и их отличие от
схем с открытым коллектором.
2. Сравнение
систем
команд
однокристальных ЭВМ.
Билет №
микропроцессоров
8080,
80х86
и
9
1. Виды триггеров и их схемная реализация.
2. Классы команд МП. Привести примеры команд каждого класса.
Билет №
10
1. Виды архитектур ЭВМ (Гарвардская и Неймановская). Их достоинства и
недостатки. Механизмы действия компьютерных вирусов.
2. Адресность команд и способы адресации в микропроцессорах 8080 и 80х86.
Билет №
11
1. Архитектура вычислителя на основе МП 8086 и назначение ее отдельных
узлов.
2. Способы передачи параметров в процедуры, принятые в языках высокого
уровня. Особенности передачи параметров для однокристальных ЭВМ.
Билет №
12
1. Обобщенная структура вычислительного устройства. Последовательный и
параллельный способы выполнения алгоритма.
2. Расширения архитектуры микропроцессора 8086 в последующих моделях
(80х86).
Билет №
13
1. Архитектура МП 8080 и назначение его основных узлов.
2. Циклы шины вычислителя. Последовательность отработки сигналов
готовности, прерывания и ПДП.
Билет №
14
1. Механизмы функционирования защиты в микропроцессорах 80х86.
Различия в механизмах доступа к аппаратным ресурсам ПЭВМ в ОС
WIN9Х и WinNT.
2. Кооперативная и вытесняющая многозадачность в операционных системах,
используемых в микроЭВМ.
Билет №
15
1. Виды сопряжения МП и периферийных устройств ( карта памяти и
стандартный ввод-вывод). Способы обеспечения скоростного ввода-вывода
информации в микроЭВМ.
2.
Последовательность отработки прерываний в программе. Понятие о
вложенных прерываниях.
Билет №
16
1. Виды архитектур ЭВМ (Гарвардская и Неймановская). Их достоинства и
недостатки. Механизмы действия компьютерных вирусов.
2. Сравнение
систем
команд
однокристальных ЭВМ.
Билет №
микропроцессоров
8080,
80х86
и
17
1. Архитектура стандартных кристаллов ОЗУ. Физические механизмы записи и
хранения информации в ОЗУ/ПЗУ.
2.
Последовательность отработки прерываний в программе. Понятие о
вложенных прерываниях.
Билет №
18
1. Виды триггеров и их схемная реализация.
2. Расширение архитектуры микропроцессора 8086 в старших моделях 80х86.
Билет №
19
1. Обобщенная структура вычислительного устройства. Последовательный и
параллельный способы выполнения алгоритма.
2.
Различные виды памяти в компьютерах и их функциональное назначение.
Билет №
20
1. Схемная реализация ТТЛ инвертора и его основные параметры.
Схемотехнические особенности и параметры КМДП-инверторов.
2. Кооперативная и вытесняющая многозадачность в операционных системах
микроЭВМ. Аппаратные ресурсы, необходимые для поддержания
многозадачности.
Билет №
21
1. Реальные и защищенные режимы работы микропроцессоров 80х86.
Назначение и принципы функционирования механизмов межпрограммной
защиты.
2. Схемотехническая реализация последовательных и параллельных регистров
и их использование в микроЭВМ.
Билет №
22
1. Виды архитектур ЭВМ (Гарвардская и Неймановская). Их достоинства и
недостатки. Механизмы действия компьютерных вирусов.
2. Циклы системной магистрали микропроцессора.
сигналов готовности, ПДП, прерываний.
Билет №
Порядок
отработки
23
1. Архитектура вычислительного устройства на основе микропроцессора 8086
и назначение его (устройства) основных узлов.
2. Сравнение систем команд микропроцессоров 8080, 8086 и однокристальных
микроЭВМ.
Билет №
24
1. Адресность команд и способы адресации (непосредственные, косвенные…).
Способы использования разных видов адресации в языках высокого уровня.
2. Назначение и схемная реализация схем с 3-мя состояниями в ТТЛ и КМДП
базисе. Назначение и схемная реализация схем с открытым коллектором.
Download